评估 27128-20 与 8085 微处理器中 8085AH-2 的兼容性
8085AH-2 始终以 200nS 的时钟周期工作。我们从假设 8085AH-2 在时间 0 nS 发送有效的地址和 IO/M* 信号开始计算。在此之后,算术逻辑单元在 50 nS (tAL) 移动到状态 0,RD* 在 115 nS (tAC) 激活。
考虑 tAcc 的最早数据输出时间: 地址范围为 A13 到 A18 的地址由 27128 从 8085 处理器通过八进制线路驱动器 74LS244 在 12 nS 的时间内接收。地址范围为 A7 到 A0 is 由 27128 通过 74LS373 从 8085 处理器接收。因此,27128 在 30 nS 结束时收到地址 A13-0 。因此,数据仅在 27128 的 D7-0 引脚上以 30 nS + tAcc = 30 nS + 200 nS = 230 nS 的速度输出。
考虑 tCE 的最早数据输出时间: 地址由 74138 通过八进制线路驱动器从 8085 处理器接收地址 A15-14 。
考虑 tOE 的最早数据输出时间: 8085AH-2 在 115 nS 的时间内激活 RD* 信号。此信号移动到 27128 的 OE* 引脚。
广告