- 数字电子教程
- 数字电子 - 首页
- 数字电子基础
- 数字系统类型
- 信号类型
- 逻辑电平与脉冲波形
- 数字系统组件
- 数字逻辑运算
- 数字系统优势
- 数制
- 数制
- 二进制数表示
- 二进制运算
- 有符号二进制运算
- 八进制运算
- 十六进制运算
- 补码运算
- 进制转换
- 进制转换
- 二进制到十进制转换
- 十进制到二进制转换
- 二进制到八进制转换
- 八进制到二进制转换
- 八进制到十进制转换
- 十进制到八进制转换
- 十六进制到二进制转换
- 二进制到十六进制转换
- 十六进制到十进制转换
- 十进制到十六进制转换
- 八进制到十六进制转换
- 十六进制到八进制转换
- 二进制编码
- 二进制编码
- 8421 BCD码
- 余3码
- 格雷码
- ASCII码
- EBCDIC码
- 编码转换
- 错误检测与纠正码
- 逻辑门
- 逻辑门
- 与门
- 或门
- 非门
- 通用门
- 异或门
- 异或非门
- CMOS逻辑门
- 使用二极管电阻逻辑的或门
- 与门与或门
- 两级逻辑实现
- 阈值逻辑
- 布尔代数
- 布尔代数
- 布尔代数定律
- 布尔函数
- 德摩根定理
- 标准与或式和标准或与式
- 标准或与式到标准或与式
- 最小化技术
- 卡诺图化简
- 三变量卡诺图
- 四变量卡诺图
- 五变量卡诺图
- 六变量卡诺图
- 无关项
- 奎因-麦克斯拉斯基法
- 最小项和最大项
- 规范式和标准式
- 最大项表示
- 使用布尔代数化简
- 组合逻辑电路
- 数字组合电路
- 数字算术电路
- 多路选择器
- 多路选择器设计流程
- 多路选择器通用门
- 使用4:1多路选择器的2变量函数
- 使用8:1多路选择器的3变量函数
- 多路分配器
- 多路选择器与多路分配器
- 奇偶校验位生成器和校验器
- 比较器
- 编码器
- 键盘编码器
- 优先编码器
- 译码器
- 算术逻辑单元
- 7段LED显示器
- 代码转换器
- 代码转换器
- 二进制到十进制转换器
- 十进制到BCD转换器
- BCD到十进制转换器
- 二进制到格雷码转换器
- 格雷码到二进制转换器
- BCD到余3码转换器
- 余3码到BCD转换器
- 加法器
- 半加器
- 全加器
- 串行加法器
- 并行加法器
- 使用半加器的全加器
- 半加器与全加器
- 使用与非门的全加器
- 使用与非门的半加器
- 二进制加减法器
- 减法器
- 半减器
- 全减器
- 并行减法器
- 使用两个半减器的全减器
- 使用与非门的半减器
- 时序逻辑电路
- 数字时序电路
- 时钟信号和触发
- 锁存器
- 移位寄存器
- 移位寄存器应用
- 二进制寄存器
- 双向移位寄存器
- 计数器
- 二进制计数器
- 非二进制计数器
- 同步计数器设计
- 同步计数器与异步计数器
- 有限状态机
- 算法状态机
- 触发器
- 触发器
- 触发器转换
- D触发器
- JK触发器
- T触发器
- SR触发器
- 带时钟的SR触发器
- 无时钟的SR触发器
- 带时钟的JK触发器
- JK触发器到T触发器
- SR触发器到JK触发器
- 触发方式:触发器
- 边沿触发触发器
- 主从JK触发器
- 竞争冒险现象
- A/D和D/A转换器
- 模数转换器
- 数模转换器
- DAC和ADC集成电路
- 逻辑门的实现
- 用与非门实现非门
- 用与非门实现或门
- 用与非门实现与门
- 用与非门实现或非门
- 用与非门实现异或门
- 用与非门实现异或非门
- 用或非门实现非门
- 用或非门实现或门
- 用或非门实现与门
- 用或非门实现与非门
- 用或非门实现异或门
- 用或非门实现异或非门
- 使用CMOS的与非/或非门
- 使用与非门的全减器
- 使用2:1多路选择器的与门
- 使用2:1多路选择器的或门
- 使用2:1多路选择器的非门
- 存储器件
- 存储器件
- RAM和ROM
- 高速缓存存储器设计
- 可编程逻辑器件
- 可编程逻辑器件
- 可编程逻辑阵列
- 可编程阵列逻辑
- 现场可编程门阵列
- 数字电子系列
- 数字电子系列
- CPU架构
- CPU架构
- 数字电子资源
- 数字电子 - 快速指南
- 数字电子 - 资源
- 数字电子 - 讨论
触发器:触发方式
数字电子中的触发器
在数字电子学中,**触发器**是一个**时序逻辑电路**,用于存储1位信息。触发器有一个或多个输入和两个输出。它还有一个输入用于提供时钟信号。触发器是数字电子学的基本构建块。因此,触发器也被称为数字系统中的基本存储单元。触发器在计算机存储器、寄存器、**计数器**以及许多其他数字系统和电子设备中得到应用。
触发器具有两种稳定状态,分别称为置位和复位。触发器状态根据施加的输入在应用适当的时钟脉冲触发时更新。
根据输入,存在几种类型的触发器,例如SR触发器、JK触发器、D触发器和T触发器。
在深入了解触发器基本知识后,让我们现在讨论触发器的触发方式。
触发器的触发方式
如上所述,触发器响应输入并更新其输出状态,当应用适当的时钟脉冲时,即当触发器被时钟信号正确触发时。存在几种类型的触发器触发方式。下面描述了一些最常见的触发器触发方式。
触发器的异步触发
当触发器由输入信号本身触发,并且这些输入与时钟脉冲不同步时,则称为触发器的异步触发。
在异步触发的情况下,触发器由输入信号触发,并在应用输入时更新其输出状态,而不管时钟脉冲如何。异步触发方式也称为直接触发方式。
触发器的同步触发
当触发器在应用输入信号时其操作与时钟脉冲同步时,则称为触发器的同步触发。在同步触发方式中,触发器仅在时钟脉冲存在时才响应输入并更新其输出状态,否则触发器保持其先前的输出状态。
触发器的同步触发方式进一步分为以下两种类型:
电平触发方式
在电平触发方式中,当时钟脉冲处于高电平或低电平时,触发器响应输入并更新其输出状态。当触发器在时钟脉冲处于逻辑高电平时被触发以更新其输出状态时,则称为正电平触发。当触发器在时钟脉冲处于逻辑低电平时被触发以更新输出状态时,则称为负电平触发。
边沿触发方式
当触发器在时钟脉冲的上升沿或下降沿被触发以更新其输出状态时,则称为边沿触发方式。如果触发器在时钟脉冲从低到高(上升沿)时被触发,则称为正边沿触发方式。如果触发器在时钟脉冲从高到低(下降沿)时被触发以更新其输出,则称为负边沿触发方式。
脉冲触发方式
脉冲触发方式是一种触发器触发方式,其中触发器由输入信号的尖峰(短脉冲)触发。在脉冲触发方式中,时钟脉冲设置为高电平,然后允许输入信号在时钟脉冲的上升沿或下降沿触发触发器。因此,脉冲触发方式只能用于触发具有时钟使能输入的触发器。
主从触发方式
主从触发方式,也称为两级触发方式。在主从触发方式中,两个触发器串联连接,其中第一个触发器称为主触发器,第二个触发器称为从触发器。
在主从触发方式中,正时钟脉冲用于触发主触发器,而反相或负时钟脉冲用于触发从触发器。主从触发方式用于避免触发器中的竞争冒险现象。
门控触发方式
当触发器的触发由控制信号门控的输入信号完成时,称为触发器的门控触发方式。门控触发方式主要用于触发具有时钟使能输入或时钟禁止输入的触发器。
在这种方式中,当控制信号为高电平时,触发器可以通过时钟脉冲的上升沿或下降沿被输入信号触发。另一方面,如果控制信号为低电平,则触发器被禁用,因此输入无法触发它。
本文主要介绍触发器的触发方式。总之,触发方式是指激活触发器使其能够响应输入并根据输入数据更新其输出状态的方法。