触发器:触发方式



数字电子中的触发器

在数字电子学中,**触发器**是一个**时序逻辑电路**,用于存储1位信息。触发器有一个或多个输入和两个输出。它还有一个输入用于提供时钟信号。触发器是数字电子学的基本构建块。因此,触发器也被称为数字系统中的基本存储单元。触发器在计算机存储器、寄存器、**计数器**以及许多其他数字系统和电子设备中得到应用。

Flip-Flops in Digital Electronics

触发器具有两种稳定状态,分别称为置位复位。触发器状态根据施加的输入在应用适当的时钟脉冲触发时更新。

根据输入,存在几种类型的触发器,例如SR触发器、JK触发器、D触发器和T触发器。

在深入了解触发器基本知识后,让我们现在讨论触发器的触发方式。

触发器的触发方式

如上所述,触发器响应输入并更新其输出状态,当应用适当的时钟脉冲时,即当触发器被时钟信号正确触发时。存在几种类型的触发器触发方式。下面描述了一些最常见的触发器触发方式。

触发器的异步触发

当触发器由输入信号本身触发,并且这些输入与时钟脉冲不同步时,则称为触发器的异步触发

在异步触发的情况下,触发器由输入信号触发,并在应用输入时更新其输出状态,而不管时钟脉冲如何。异步触发方式也称为直接触发方式

触发器的同步触发

当触发器在应用输入信号时其操作与时钟脉冲同步时,则称为触发器的同步触发。在同步触发方式中,触发器仅在时钟脉冲存在时才响应输入并更新其输出状态,否则触发器保持其先前的输出状态。

触发器的同步触发方式进一步分为以下两种类型:

电平触发方式

在电平触发方式中,当时钟脉冲处于高电平或低电平时,触发器响应输入并更新其输出状态。当触发器在时钟脉冲处于逻辑高电平时被触发以更新其输出状态时,则称为正电平触发。当触发器在时钟脉冲处于逻辑低电平时被触发以更新输出状态时,则称为负电平触发

边沿触发方式

当触发器在时钟脉冲的上升沿或下降沿被触发以更新其输出状态时,则称为边沿触发方式。如果触发器在时钟脉冲从低到高(上升沿)时被触发,则称为正边沿触发方式。如果触发器在时钟脉冲从高到低(下降沿)时被触发以更新其输出,则称为负边沿触发方式

脉冲触发方式

脉冲触发方式是一种触发器触发方式,其中触发器由输入信号的尖峰(短脉冲)触发。在脉冲触发方式中,时钟脉冲设置为高电平,然后允许输入信号在时钟脉冲的上升沿或下降沿触发触发器。因此,脉冲触发方式只能用于触发具有时钟使能输入的触发器。

主从触发方式

主从触发方式,也称为两级触发方式。在主从触发方式中,两个触发器串联连接,其中第一个触发器称为主触发器,第二个触发器称为从触发器。

在主从触发方式中,正时钟脉冲用于触发主触发器,而反相或负时钟脉冲用于触发从触发器。主从触发方式用于避免触发器中的竞争冒险现象。

门控触发方式

当触发器的触发由控制信号门控的输入信号完成时,称为触发器的门控触发方式。门控触发方式主要用于触发具有时钟使能输入或时钟禁止输入的触发器。

在这种方式中,当控制信号为高电平时,触发器可以通过时钟脉冲的上升沿或下降沿被输入信号触发。另一方面,如果控制信号为低电平,则触发器被禁用,因此输入无法触发它。

本文主要介绍触发器的触发方式。总之,触发方式是指激活触发器使其能够响应输入并根据输入数据更新其输出状态的方法。

广告