- 数字电子教程
- 数字电子 - 首页
- 数字电子基础
- 数字系统类型
- 信号类型
- 逻辑电平和脉冲波形
- 数字系统组件
- 数字逻辑运算
- 数字系统优势
- 数制
- 数制
- 二进制数表示
- 二进制运算
- 带符号二进制运算
- 八进制运算
- 十六进制运算
- 补码运算
- 进制转换
- 进制转换
- 二进制到十进制转换
- 十进制到二进制转换
- 二进制到八进制转换
- 八进制到二进制转换
- 八进制到十进制转换
- 十进制到八进制转换
- 十六进制到二进制转换
- 二进制到十六进制转换
- 十六进制到十进制转换
- 十进制到十六进制转换
- 八进制到十六进制转换
- 十六进制到八进制转换
- 二进制编码
- 二进制编码
- 8421 BCD码
- 余三码
- 格雷码
- ASCII码
- EBCDIC码
- 码制转换
- 错误检测与纠正码
- 逻辑门
- 逻辑门
- 与门
- 或门
- 非门
- 通用门
- 异或门
- 异或非门
- CMOS逻辑门
- 使用二极管电阻逻辑的或门
- 与门与或门的比较
- 两级逻辑实现
- 阈值逻辑
- 布尔代数
- 布尔代数
- 布尔代数定律
- 布尔函数
- 德摩根定理
- SOP和POS形式
- POS到标准POS形式
- 最小化技术
- 卡诺图化简
- 三变量卡诺图
- 四变量卡诺图
- 五变量卡诺图
- 六变量卡诺图
- 无关项条件
- 奎因-麦克拉斯基法
- 最小项和最大项
- 规范式和标准式
- 最大项表示
- 使用布尔代数化简
- 组合逻辑电路
- 数字组合电路
- 数字算术电路
- 多路选择器
- 多路选择器设计步骤
- 多路选择器通用门
- 使用4:1多路选择器的2变量函数
- 使用8:1多路选择器的3变量函数
- 多路分配器
- 多路选择器与多路分配器的比较
- 奇偶校验位发生器和校验器
- 比较器
- 编码器
- 键盘编码器
- 优先编码器
- 译码器
- 算术逻辑单元
- 7段LED显示器
- 码制转换器
- 码制转换器
- 二进制到十进制转换器
- 十进制到BCD转换器
- BCD到十进制转换器
- 二进制到格雷码转换器
- 格雷码到二进制转换器
- BCD到余三码转换器
- 余三码到BCD转换器
- 加法器
- 半加器
- 全加器
- 串行加法器
- 并行加法器
- 使用半加器的全加器
- 半加器与全加器的比较
- 使用与非门的全加器
- 使用与非门的半加器
- 二进制加法/减法器
- 减法器
- 半减器
- 全减器
- 并行减法器
- 使用两个半减器的全减器
- 使用与非门的半减器
- 时序逻辑电路
- 数字时序电路
- 时钟信号和触发
- 锁存器
- 移位寄存器
- 移位寄存器应用
- 二进制寄存器
- 双向移位寄存器
- 计数器
- 二进制计数器
- 非二进制计数器
- 同步计数器设计
- 同步计数器与异步计数器的比较
- 有限状态机
- 算法状态机
- 触发器
- 触发器
- 触发器转换
- D触发器
- JK触发器
- T触发器
- SR触发器
- 带时钟的SR触发器
- 无时钟SR触发器
- 带时钟的JK触发器
- JK触发器到T触发器转换
- SR触发器到JK触发器转换
- 触发方式:触发器
- 边沿触发触发器
- 主从JK触发器
- 竞争冒险现象
- A/D和D/A转换器
- 模数转换器
- 数模转换器
- DAC和ADC集成电路
- 逻辑门的实现
- 用与非门实现非门
- 用与非门实现或门
- 用与非门实现与门
- 用与非门实现或非门
- 用与非门实现异或门
- 用与非门实现异或非门
- 用或非门实现非门
- 用或非门实现或门
- 用或非门实现与门
- 用或非门实现与非门
- 用或非门实现异或门
- 用或非门实现异或非门
- 使用CMOS的与非/或非门
- 使用与非门的全减器
- 使用2:1多路选择器的与门
- 使用2:1多路选择器的或门
- 使用2:1多路选择器的非门
- 存储器件
- 存储器件
- RAM和ROM
- 高速缓存设计
- 可编程逻辑器件
- 可编程逻辑器件
- 可编程逻辑阵列
- 可编程阵列逻辑
- 现场可编程门阵列
- 数字电子系列
- 数字电子系列
- CPU架构
- CPU架构
- 数字电子资源
- 数字电子 - 快速指南
- 数字电子 - 资源
- 数字电子 - 讨论
主从JK触发器
一个JK触发器是一种1位存储单元,具有J和K输入,一个时钟输入和两个由Q和Q'指定的输出。JK触发器是改进版的SR触发器,它没有禁止状态。为了避免禁止状态或不确定状态,JK触发器的输出反馈到其输入。
然而,由于这些反馈路径,电路中出现了一个新的问题,称为竞争冒险现象。JK触发器中的竞争冒险现象是一个主要问题,其中触发器的输出持续切换,直到施加的时钟信号结束。
为了避免JK触发器中的竞争冒险现象,我们将JK触发器用于主从模式。因此,JK触发器被称为主从触发器。
因此,让我们从主从JK触发器的基本结构开始。
什么是主从JK触发器?
主从JK触发器是两个JK触发器的组合,它们以级联方式连接,如图1所示。
在这两个JK触发器的组合中,一个充当主触发器,另一个充当从触发器。在这个主从触发器中,主JK触发器的输出连接到从JK触发器的输入。从触发器的输出反馈到主JK触发器的输入。
在主从JK触发器中,还使用了一个非门(反相器),它以反相时钟信号被施加到从触发器的方式连接到时钟信号。
因此,当主触发器的时钟信号为0时,从触发器的时钟信号为1;如果主触发器的时钟信号为1,则从触发器的时钟信号为0。
主从JK触发器的操作
当时钟脉冲变高时,从触发器变为非活动状态,并且J和K输入可以控制系统状态。
当时钟脉冲回到低电平时,信息从主触发器转移到从触发器,并获得系统的最终输出。
从电路可以看出,主触发器是正电平触发的,从触发器是负电平触发的。因此,主触发器先于从触发器响应。现在,让我们讨论主从JK触发器在J和K输入的不同组合下的操作。
- 当J = 0且K = 0时,两个JK触发器都保持非活动状态,因此输出Q保持不变。这称为主从JK触发器的保持状态。
- 当J = 0且K = 1时,主触发器的输出Q'为高电平,并进入从触发器的K输入。时钟信号迫使从触发器复位。因此,从触发器具有与主触发器相同的输出,即高Q'和低Q。这称为主从JK触发器的复位状态。
- 当J = 1且K = 0时,主触发器的输出Q为高电平,并进入从触发器的J输入,时钟信号的负跳变置位从触发器。因此,这称为主从JK触发器的置位状态。
- 当J = 1且K = 1时,对于这种输入组合,主触发器在时钟脉冲的正跳变上翻转,从触发器在时钟脉冲的负跳变上翻转。因此,解决了JK触发器的竞争冒险问题。
主从JK触发器的真值表
以下是主从JK触发器的真值表:
输入 | 输出 | 注释 | |
---|---|---|---|
J | K | Qn+1 | |
0 | 0 | Qn | 无变化 |
0 | 1 | 0 | 复位 |
1 | 0 | 1 | 置位 |
1 | 1 | Qn' | 翻转 |
这就是关于主从JK触发器及其操作的全部内容。
广告