主从JK触发器



一个JK触发器是一种1位存储单元,具有J和K输入,一个时钟输入和两个由Q和Q'指定的输出。JK触发器是改进版的SR触发器,它没有禁止状态。为了避免禁止状态或不确定状态,JK触发器的输出反馈到其输入。

然而,由于这些反馈路径,电路中出现了一个新的问题,称为竞争冒险现象。JK触发器中的竞争冒险现象是一个主要问题,其中触发器的输出持续切换,直到施加的时钟信号结束。

为了避免JK触发器中的竞争冒险现象,我们将JK触发器用于主从模式。因此,JK触发器被称为主从触发器

因此,让我们从主从JK触发器的基本结构开始。

什么是主从JK触发器?

主从JK触发器是两个JK触发器的组合,它们以级联方式连接,如图1所示。

What is a Master-Slave JK Flip Flop

在这两个JK触发器的组合中,一个充当主触发器,另一个充当从触发器。在这个主从触发器中,主JK触发器的输出连接到从JK触发器的输入。从触发器的输出反馈到主JK触发器的输入。

在主从JK触发器中,还使用了一个非门(反相器),它以反相时钟信号被施加到从触发器的方式连接到时钟信号。

因此,当主触发器的时钟信号为0时,从触发器的时钟信号为1;如果主触发器的时钟信号为1,则从触发器的时钟信号为0。

主从JK触发器的操作

当时钟脉冲变高时,从触发器变为非活动状态,并且J和K输入可以控制系统状态。

当时钟脉冲回到低电平时,信息从主触发器转移到从触发器,并获得系统的最终输出。

从电路可以看出,主触发器是正电平触发的,从触发器是负电平触发的。因此,主触发器先于从触发器响应。现在,让我们讨论主从JK触发器在J和K输入的不同组合下的操作。

  • 当J = 0且K = 0时,两个JK触发器都保持非活动状态,因此输出Q保持不变。这称为主从JK触发器的保持状态。
  • 当J = 0且K = 1时,主触发器的输出Q'为高电平,并进入从触发器的K输入。时钟信号迫使从触发器复位。因此,从触发器具有与主触发器相同的输出,即高Q'和低Q。这称为主从JK触发器的复位状态。
  • 当J = 1且K = 0时,主触发器的输出Q为高电平,并进入从触发器的J输入,时钟信号的负跳变置位从触发器。因此,这称为主从JK触发器的置位状态。
  • 当J = 1且K = 1时,对于这种输入组合,主触发器在时钟脉冲的正跳变上翻转,从触发器在时钟脉冲的负跳变上翻转。因此,解决了JK触发器的竞争冒险问题。

主从JK触发器的真值表

以下是主从JK触发器的真值表:

输入 输出 注释
J K Qn+1
0 0 Qn 无变化
0 1 0 复位
1 0 1 置位
1 1 Qn' 翻转

这就是关于主从JK触发器及其操作的全部内容。

广告